5 、 设计下载 :

22
5 设设设设 : 设设设设设设设设设设设设设设设设 设设设设设设设设设 设设设设设 设设设 ,。 Tool 设设设 Programmer 设设设设设设设设设设设设设 设 ,。 Mode 设设设 4 设设设设设 设设设设 JTAG Passive Serial Active Seria l 设 In-Socket 设设设设设 FPGA 设设设设 设设设设设设设设设 Mode 设设 JTAG( 设设 ) 设设设设设设设设设设设设设设 设设设设 设设设设设设设设设设设设设 ,一。 设设设设 设设设设设设设设设设设设设 设设设设“ 。, Add File” 设设 设设设设设 设设设 f_adder.sof Quartus设设设设

description

QuartusⅡ 设计流程. 5 、 设计下载 : - PowerPoint PPT Presentation

Transcript of 5 、 设计下载 :

Page 1: 5 、 设计下载 :

5 、设计下载 :①打开编程窗和配置文件。首先将实验系统和并口通信线连接好,打开电源。在菜单 Tool 中选择 Programmer ,于是弹出如图所示的编程窗。在 Mode 栏中有 4 种编程模式可以选择: JTAG , Passive Serial , Active Serial 和 In-Socket 。为了直接对 FPGA 进行配置,在编程窗的编程模式 Mode 中选 JTAG( 默认 ) ,并选中打勾下载文件右侧的第一小方框。注意要仔细核对下载文件路径与文件名。如果此文件没有出现或有错,单击左侧“ Add File” 按钮,手动选择配置文件 f_adder.sof 。

QuartusⅡ设计流程

Page 2: 5 、 设计下载 :

5 、设计下载 :②设置编程器。若是初次安装的 QuartusⅡ,在编程前必须进行编程器选择操作。这里准备选择 ByteBlaster MV[LPT1] 。单击 Hardware Setup 按钮可设置下载接口方式,在弹出的 Hardware Setup 对话框中,选择 Hardware settings 页,再双击此页中的选项 BytcBlaster 之后,单击 Close 按钮,关闭对话框即可。这时应该在编程窗右上显示出编程方式: ytcBlaster [LPT 1] 。如果打开下所示的窗口内“ Currently selected”右侧显示 No Hardware ,则必须加入下载方式。即点击 Add Hardware 钮,在弹出的窗中点击 OK,再在窗口中双击 BytcBlaster ,使“ Currently selected”右侧显示 BytcBlaster [LPT1] 。

QuartusⅡ设计流程

Page 3: 5 、 设计下载 :

QuartusⅡ设计流程

Page 4: 5 、 设计下载 :

5 、设计下载 :③下载:单击下载标符 Start 按钮,即进入对目标器件 FPGA 的配置下载操作。当 Progress 显示出 100% ,以及在底部的处理栏中出现“ Configuration Succeeded”时,表示编程成功。注意,如果必要,可再次单击 Start 按钮,直至编程成功。④硬件测试:软件下载成功后,测试已完成电路是否符合设计要求。

QuartusⅡ设计流程

Page 5: 5 、 设计下载 :

模 60的计数器设计与实现建立图形文件:打开 Quartus Ⅱ 5.0 编辑器,选择 File/New 命令,

在 Device Design File 选项卡下选择 Block Digram /Schematic File ,单击 OK 按钮。

QuartusⅡ设计应用举例

模为 60 的计数器原理图

Page 6: 5 、 设计下载 :

模为 60的计数器原理图

Page 7: 5 、 设计下载 :

ByteBlaster 并口下载电缆连接示意图

Page 8: 5 、 设计下载 :

下载模式 ByteBlaster 并口下载电缆提供两种下载模式: ( 1)被动串行模式( PS模式)——用于配置 FLEX 10K 、 FLEX 8000 和 FLEX 6000 器件;

( 2) JTAG 模式——具有工业标准的 JTAG 边界扫描测试电路(符合 IEEE 1149.1 : 1990标准),用于配置 FLEX 10K 或对 MAX 9000 、MAX 7000S 和 MAX 7000A 器件进行编程。

Page 9: 5 、 设计下载 :

GW48-PK型 EDA/SOC实验开发系统

Page 10: 5 、 设计下载 :

GW48-PK系列实验开发系统使用说明 1. 闲置不用 GW48 系列 EDA 系统时,必须关闭电源,拔

下电源插头; 2. 在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作;

3.换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其他接口都可带电插拔。请特别注意,尽可能不要随意插拔适配板及实验系统上的其他芯片;

Page 11: 5 、 设计下载 :

4.PC机的并行口工作模式设置在“ EPP”模式; 5. 对于 GW48-CK/PK 系统,主板左侧上开关默认向下,

关闭 +/-12V 电源;下开关默认向上,允许下载; 6.跳线座“ SPS”默认向下短路( PIO48 ),右侧

开关默认拨向右( TO MCU); 7. 对于 GW48-CK/PK 系统,左下角拨码开关除第四档

“ DSB8 使能”向下拨外,其余都默认向上;

GW48-PK系列实验开发系统使用说明

Page 12: 5 、 设计下载 :

8. 对于右下角的“时钟频率选择”区的“ clock0”上的短路帽,平时不要插在 50/100M高频处,以免高频辐射;

9. 若实验系统或开发板上的 FPGA 目标器件是低压器件,如 EP20K 系列, EP1K 系列, MAX3000A 系列等,当外部 TTL 电平信号输向此类 FPGA 的 IO 口或专用输入端时,必须串接 100 至 200欧姆电阻。

GW48-PK系列实验开发系统使用说明

Page 13: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.0

Page 14: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.1

Page 15: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.2

Page 16: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.3

Page 17: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.4

Page 18: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.5

Page 19: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.6

Page 20: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.7

Page 21: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.8

Page 22: 5 、 设计下载 :

GW48-PK 系列实验电路结构图 NO.9